问题1:如果与标准芯片管脚排列相差很大,建议不要用warzid功能,自己手动设置管脚位置,至于管脚名可以在建立parttype时的edit electrical里定义,很方便的。问题2:增加pin spacing 的值
手动做比向导快,我从来不用向导做元件。利用重复放置管脚功能。一般做个CAE1-2分钟就OK了。简单的几十秒。