PCB软件全部查询语句选项下方最小间隔改为6mil即可,具体操作如下:
1、打开altium designer设计图,如下图所示最小间隔为5mil。
2、然后同时按住键盘D+R键 ,弹出规则编译器窗口,点击左侧展开clearance选项卡。
3、如果没有上图中的U10规则,到右侧点击回车输入下图名称,然后勾选即可新建规则。
4、然后再选择U10选项卡,右侧全部查询语句为下图所示语句(是自己设置的芯片标识)。
5、然后界面下面的arc最小间隔改为6mil点击确定即可。
1.首先设置两个不同的优先级顺序的设置,如上图
2.在第一个优先级设置上设置你需要的全局布局中元器件所需要的间距,并在这个打勾,说明忽略封装里面的pad之间的距离
3.在第二个优先级上的最小间距上填上你器件引脚间的间距,可以自己量,然后勾去掉,最后按ok,就行了。
这样的DRC 错误是 规则设置里的 Electrical/Clearance/Clearance 最小间距参数引起的。
比较简单的做法,一是disable 这条规则,二是把最小间距改得更小。
但是这两个做法都是全局修改,整个PCB 设计的线路间距都会受到影响,只要间距不小于设置的值都将不会报错。
比较推荐的做法是,只针对这个芯片,在 Electrical/Clearance 下新建一条规则,两个条件分别是 all,InComponent(U1),间距设置成小于等于芯片引脚间距的值。(注:U1是我随意填的,这里实际要填这个芯片在PCB 上的 Designator。)
只要这条规则优先级高于全局规则的那条,就既可以满足该芯片引脚不报错的要求,又不会影响全局的DRC 检查。